// // SH-2A用(SH7264)バスステートコントローラ初期設定(Clock Mode0) 12.0MHzx4(B) // // CS0: FROM 4MB 16bit 0x0000_0000(2MB使用する設定) // CS3: SDRAM 16MB 16bit 0x0C00_0000 // // 注意!! // SQコマンドは、Ver7.10Aより使用可能です。 // Ver7.10A未満の場合は、ビット長に合わせた[S/SS/SL]に変更して下さい。 // // コメントは、コマンド実行ラインに記述しないで下さい。 // // PFC A20 IWW[011]4-Idle // IWRWD[011]4-Idle // IWRWS[011]4-Idle // IWRRD[000]0-Idle // IWRRS[000]0-Idle // TYPE[000]Normal // ENDIAN[0]Big // BSZ[10]16bit SW[00]0.5cyc // WR[0100]4cyc // WM[0]ExtWaiNon // HW[00]0.5cyc IWW[000]0-Idle // IWRWD[000]0-Idle // IWRWS[001]0-Idle // IWRRD[000]0-Idle // IWRRS[000]0-Idle // TYPE[100]SDRAM // ENDIAN[0]Big // BSZ[10]16bit WTPP[01]1cyc // WTRCD[10]2cyc // A3CL[01]2cyc // TRWL[01]1cyc // WTRC[10]5cyc A2ROW[00] // A2COL[00] // DEEP[0] // SLOW[0] // RFSH[1] // RMODE[0] // PDOWN[0] // BACTV[0] // A3ROW[10]] // A3COL[01] 48MHz/4=12MHz 83.33ns 15625/83.33=187cyc(0xbb) CMF[0] CMIE[0] CKS[001]B/4 RRC[000]1count